decoration

Poids de l’Open access dans la production CNRS

Titre
Detailed and Highly Parallelizable Cycle-Accurate Network-on-Chip Simulation on GPGPU
BSO - Titre
Detailed and highly parallelizable cycle-accurate network-on-chip simulation on GPGPU
Identifiant WoS
WOS:000403609600126
Accès ouvert
OA - Non
Source - Accès ouvert
OA - Non
Type d'accès
Non OA
Editeur

IEEE - Institute of Electrical and Electronics Engineers

Source

ASIA AND SOUTH PACIFIC DESIGN AUTOMATION CONFERENCE (ASP-DAC)

ISSN
2153-6961
Type de document
  • Meeting Abstract
Notoriété
0 - Sans notoriété
CNRS
Oui
CNRS - Institut
  • INS2I - Institut des sciences de l'information et de leurs interactions
uid:/XT5Z98HX
Powered by Lodex 9.6.0
decoration